ASCII.jp:コアの実行効率を高めたZen 4のアーキテクチャー詳細 AMD CPUロードマップ (1/3)

11コメント 2022-10-03 12:14|ASCII.jp

ツイッターのコメント(11)

Zen4内部構造解説!フロントエンド改良やらAVX512実装事情やらわかりやすい👍素晴らしい記事です.
(3/3)
スリッパで十分早いから悔しくないぞ!( ;∀;)
>Zen 3の4 x86命令/サイクルのコアの実行効率をさらに高めた
実は同時命令実行数がまた変わってなかったという‥
Intelは同時命令実行数をどんどん増やす方向にあり、最適化は走りながら考える風なんですよね。
AMDの方がラディカルだけど、IPCはIntelの方が上なんですよね
開幕でネタにされていたwww Zen4はなるほどなーがんばってるなーだが、chipsetのリンクには疑問が多い吉宗。
(1/3)
元記事これね。
実行ユニットを上手く扱いきれば多少効率伸びるけど…ってお話。
(3/3)
あれ?以前の記事ではレイトレコアはあるって書かれていたけど、この記事にはレイトレコアはないと書かれている。
正解はどっち?
ASCII "ロードマップでわかる! 当世プロセッサー事情 第 687 回 コアの実行効率を高めた Zen 4 のアーキテクチャー詳細 "

劇的な改良点があったというよりは、細かい改良を積み重ねたって感じだな。
・・・・X3Dどころか、Zen4自体スルーで良いかもしれないとか思ってしまった。
(1/3)
キャッシュ的なモノを徹底的に強化した感じ?それでずいぶんと性能上がるんだな。
以上
 
PR
PR